1. <tr id="vcdhi"><strong id="vcdhi"></strong></tr>

    <td id="vcdhi"><ruby id="vcdhi"></ruby></td>

    <track id="vcdhi"><ruby id="vcdhi"><menu id="vcdhi"></menu></ruby></track>

    <acronym id="vcdhi"><label id="vcdhi"><address id="vcdhi"></address></label></acronym>

  2. <td id="vcdhi"></td>
  3. <track id="vcdhi"></track>
    <pre id="vcdhi"><label id="vcdhi"></label></pre>

    用戶名: 密碼: 驗證碼:

    安立在2023年DesignCon大會上展示高速通信驗證的測試領導力

    摘要:安立公司在DesignCon 2023展示了準確有效地驗證高速通信設計的解決方案、技術和方法

      2023年2月1日 – 安立公司在美國加州圣克拉拉舉行的DesignCon 2023大會上展示了準確有效地驗證高速通信設計的解決方案、技術和方法。芯片、主板與系統設計工程師可以通過矢量網絡分析儀(VNA)和誤碼率測試儀(BERT)的特色演示、技術會議和小組討論會來學習創新的測試方法。

      創新測試解決方案

      在2023年DesignCon大會上,安立公司演示了解決復雜設計的先進測試方法。展示兩種測試解決方案:

      PCIe® 6.0 Rx一致性測試 – 安立公司演示了采用MP1900A信號質量分析儀的單儀器PCIe解決方案。MP1900A是支持新的PCIe 6.0基礎規范接收機測試的解決方案,它確保了利用PCI 6.0的芯片設計的信號完整性。如演示所示,一體式MP1900A簡化了一致性測試的最壞情況配置,同時支持精確的Rx鏈路均衡(LEQ)評估。

      信號完整性 – 為了表征高達70 GHz的高速互連、PCB、背板、夾具、封裝和探針,安立公司展示了VectorStar? 4端口寬帶VNA。VectorStar可以進行精確且可重復的單端、平衡差分和混合模式S參數測量。它具有使用時域反射計(TDR)沿線路描繪阻抗并模擬高速通道眼圖的能力。還展示夾具嵌入的網絡提取以及E/O和O/E傳遞函數測量。

      技術會議

      安立公司高級架構師Hiroshi Goto參加了兩次技術會議和一次關于新興高速技術的小組討論:

      PCIe 6.0 Rx 測試要求 – 2月2日,Goto概述了PCIe 6.0 Rx校準和測試的當前要求。內容包含LEQ測試,以及PAM4 BER、SER和抖動容限測試。前向糾錯(FEC)和流量控制單元(FLIT)模式的不可糾正突發錯誤分析也包括在內。

      USB4® Version 2.0 Tx與Rx電氣一致性 – 本次2月2日的技術會議提供了有關USB4 2.0版電氣驗證和一致性測試的最新信息、相關測試工具以及滿足USB-IF測試計劃時間表的挑戰。討論新的USB4 2.0版CTS要求、用于驗證和調試的PAM3分析、自動SigTest一致性測試以及接收機校準和測試。

      FEC與信號完整性 – Goto于1月31日參加“The Case of the Closing Eyes: Bridging FEC to Signal Integrity”的技術小組。他參加了關于FEC的小組討論,以及FEC如何受到信號完整性挑戰的影響,以及幫助橋接FEC和信號完整性的測試架構。

      合作伙伴解決方案

      安立公司與其他行業領導者一起參加三場聯合演示。每一場都突出解決特定高速信號完整性挑戰的集成解決方案。

      Tektronix 和 Synopsys® – 在727號展位,安立與Tektronix和Synopsys一起參加PCIe 6.0現場演示,重點介紹64 GT/s下PCIe 6.0-Base Tx/Rx自動化測試。該演示將以安立MP1900A BERT為特色,配備Tektronix DPO70000SX實時示波器和經硅驗證的Synopsys PCI Express 6.0 IP DUT。

      SENKO – 兩家公司通過SENKO和安立BERTWave? MP2110A和Network Master? Pro MT1040A 的低損耗SN-MT連接,演示100 Gbps(53 Gbaud)BER測試和PAM4眼圖分析。

      Granite River Labs (GRL)– 安立和GRL展示一種用于PCIe、USB、Thunderbolt和DP在內的高速串行總線接收機測試的自動化解決方案。它將采用MP1900A和GRL軟件,以建立快速靈活的測試方法。

    內容來自:安立通訊科技Anritsu
    本文地址:http://www.fmsd666.com//Site/CN/News/2023/02/07/20230207063510437170.htm 轉載請保留文章出處
    關鍵字: 安立 FEC PCIe
    文章標題:安立在2023年DesignCon大會上展示高速通信驗證的測試領導力
    【加入收藏夾】  【推薦給好友】 
    1、凡本網注明“來源:訊石光通訊網”及標有原創的所有作品,版權均屬于訊石光通訊網。未經允許禁止轉載、摘編及鏡像,違者必究。對于經過授權可以轉載我方內容的單位,也必須保持轉載文章、圖像、音視頻的完整性,并完整標注作者信息和本站來源。
    2、免責聲明,凡本網注明“來源:XXX(非訊石光通訊網)”的作品,均為轉載自其它媒體,轉載目的在于傳遞更多信息,并不代表本網贊同其觀點和對其真實性負責。因可能存在第三方轉載無法確定原網地址,若作品內容、版權爭議和其它問題,請聯系本網,將第一時間刪除。
    聯系方式:訊石光通訊網新聞中心 電話:0755-82960080-168   Right
    亚洲国产成人手机在线_A级裸毛免费国产黄片_国产精品自在自线免费观看_日本乱亲伦视频中文字幕
    1. <tr id="vcdhi"><strong id="vcdhi"></strong></tr>

      <td id="vcdhi"><ruby id="vcdhi"></ruby></td>

      <track id="vcdhi"><ruby id="vcdhi"><menu id="vcdhi"></menu></ruby></track>

      <acronym id="vcdhi"><label id="vcdhi"><address id="vcdhi"></address></label></acronym>

    2. <td id="vcdhi"></td>
    3. <track id="vcdhi"></track>
      <pre id="vcdhi"><label id="vcdhi"></label></pre>